Brand Name: | Original |
Model Number: | LCMXO2-1200HC-4TG100C |
MOQ: | 1 |
prezzo: | negotiable |
Delivery Time: | 3-4 giorni |
Payment Terms: | TT |
LCMXO2-1200HC-4TG100C Field Programmable Gate Array IC 79 65536 1280 100-LQFP
TIPO | Descrizione |
Categoria | Circuiti integrati (CI) |
Incorporato | |
FPGA (Field Programmable Gate Array) | |
Mfr | Lattice Semiconductor Corporation |
Serie | MachXO2 |
Imballaggio | Scaffale |
Numero di LAB/CLB | 160 |
Numero di elementi logici/cellule | 1280 |
Bits totali di RAM | 65536 |
Numero di I/O | 79 |
Voltaggio - Fornitura | 2.375V ~ 3.465V |
Tipo di montaggio | Montaggio superficiale |
Temperatura di funzionamento | 0°C ~ 85°C (TJ) |
Confezione / Cassa | 100 LQFP |
Confezione del dispositivo del fornitore | 100 TQFP (14x14) |
Numero del prodotto di base | LCMXO2-1200 |
Caratteristiche delLCMXO2-1200HC-4TG100C
• Architettura logica flessibile
• Sei dispositivi con 256 a 6864 LUT4 e 18 a 334 I/O
• Dispositivi a bassa potenza
• Processo avanzato a bassa potenza a 65 nm
• Potenza in standby inferiore a 22 μW
• I/O differenziale a bassa oscillazione programmabile
• Modalità di attesa e altre opzioni di risparmio energetico
• Memoria incorporata e distribuita
• fino a 240 kbits sysMEMTM Embedded Block RAM
• RAM distribuita fino a 54 kbits
• Logica di controllo FIFO dedicata
• Memoria flash utente su chip
• Memoria flash utente fino a 256 kbits
• 100.000 cicli di scrittura
• Accessibile tramite interfacce WISHBONE, SPI, I2C e JTAG
• Può essere utilizzato come PROM del soft processor o come memoria flash
• Sorgente sincrono di I/O pre-progettato
• Registri DDR nelle celle I/O
• Logica di ingranaggi dedicata
• 7:1 Impostazione per I/O di visualizzazione
• DDR generico, DDRX2, DDRX4
• Memoria DDR/DDR2/LPDDR dedicata con supporto DQS
• Buffer di I/O flessibile e ad alte prestazioni
• Il buffer programmabile sysIOTM supporta una vasta gamma di interfacce:
¢ LVCMOS 3.3/2.5/1.8/1.5/1.2
¢ LVTTL
¢ PCI
LVDS, bus-LVDS, MLVDS, RSDS, LVPECL
¢ SSTL 25/18
HSTL 18
Input di scatto Schmitt, fino a 0,5 V di isteresi
• I/O supportano la presa a caldo
• Terminazione differenziale su chip
• Modalità programmabile di ripresa o di ripresa
• Clocking flessibile sul chip
• Otto orologi primari
• Fino a due orologi a bordo per interfacce I/O ad alta velocità (solo lato superiore e inferiore)
• Fino a due PLL analogici per dispositivo con sintesi a frequenza frazionaria n
L'intervallo di frequenza di ingresso è ampio (7 MHz a 400 MHz)
• Non volatile, infinitamente riconfigurabile
• Attivazione istantanea
• Soluzione sicura e a chip unico
• Programmabile tramite JTAG, SPI o I2C
• Supporta la programmazione in background della memoria non volatile
• Opzionale doppio avvio con memoria SPI esterna
• Riconfigurazione TransFRTM
• Aggiornamento della logica in campo durante il funzionamento del sistema
• Supporto migliorato a livello di sistema
• Funzioni on-chip: SPI, I2C, timer/contatore
• Oscillatore on-chip con precisione del 5,5%
• TraceID univoco per il tracciamento del sistema
• Modalità programmabile una volta (OTP)
• Fornitore di alimentazione singolo con gamma di funzionamento estesa
• Scansione dei confini della norma IEEE 1149.1
• Programmazione in sistema conforme alla norma IEEE 1532
• Ampia gamma di pacchetti
• Opzioni di pacchetti TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, QFN
• Opzioni di pacchetti per piccole dimensioni
️ Piccole come 2,5 mm x 2,5 mm
• Migrazione di densità sostenuta
• Imballaggi avanzati privi di alogeni
Classificazioni ambientali e di esportazioneLCMXO2-1200HC-4TG100C
Attributo | Descrizione |
Status RoHS | Compatibilità ROHS3 |
livello di sensibilità all'umidità (MSL) | 3 (168 ore) |
Status REACH | REACH non interessato |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Brand Name: | Original |
Model Number: | LCMXO2-1200HC-4TG100C |
MOQ: | 1 |
prezzo: | negotiable |
Packaging Details: | Cartone |
Payment Terms: | TT |
LCMXO2-1200HC-4TG100C Field Programmable Gate Array IC 79 65536 1280 100-LQFP
TIPO | Descrizione |
Categoria | Circuiti integrati (CI) |
Incorporato | |
FPGA (Field Programmable Gate Array) | |
Mfr | Lattice Semiconductor Corporation |
Serie | MachXO2 |
Imballaggio | Scaffale |
Numero di LAB/CLB | 160 |
Numero di elementi logici/cellule | 1280 |
Bits totali di RAM | 65536 |
Numero di I/O | 79 |
Voltaggio - Fornitura | 2.375V ~ 3.465V |
Tipo di montaggio | Montaggio superficiale |
Temperatura di funzionamento | 0°C ~ 85°C (TJ) |
Confezione / Cassa | 100 LQFP |
Confezione del dispositivo del fornitore | 100 TQFP (14x14) |
Numero del prodotto di base | LCMXO2-1200 |
Caratteristiche delLCMXO2-1200HC-4TG100C
• Architettura logica flessibile
• Sei dispositivi con 256 a 6864 LUT4 e 18 a 334 I/O
• Dispositivi a bassa potenza
• Processo avanzato a bassa potenza a 65 nm
• Potenza in standby inferiore a 22 μW
• I/O differenziale a bassa oscillazione programmabile
• Modalità di attesa e altre opzioni di risparmio energetico
• Memoria incorporata e distribuita
• fino a 240 kbits sysMEMTM Embedded Block RAM
• RAM distribuita fino a 54 kbits
• Logica di controllo FIFO dedicata
• Memoria flash utente su chip
• Memoria flash utente fino a 256 kbits
• 100.000 cicli di scrittura
• Accessibile tramite interfacce WISHBONE, SPI, I2C e JTAG
• Può essere utilizzato come PROM del soft processor o come memoria flash
• Sorgente sincrono di I/O pre-progettato
• Registri DDR nelle celle I/O
• Logica di ingranaggi dedicata
• 7:1 Impostazione per I/O di visualizzazione
• DDR generico, DDRX2, DDRX4
• Memoria DDR/DDR2/LPDDR dedicata con supporto DQS
• Buffer di I/O flessibile e ad alte prestazioni
• Il buffer programmabile sysIOTM supporta una vasta gamma di interfacce:
¢ LVCMOS 3.3/2.5/1.8/1.5/1.2
¢ LVTTL
¢ PCI
LVDS, bus-LVDS, MLVDS, RSDS, LVPECL
¢ SSTL 25/18
HSTL 18
Input di scatto Schmitt, fino a 0,5 V di isteresi
• I/O supportano la presa a caldo
• Terminazione differenziale su chip
• Modalità programmabile di ripresa o di ripresa
• Clocking flessibile sul chip
• Otto orologi primari
• Fino a due orologi a bordo per interfacce I/O ad alta velocità (solo lato superiore e inferiore)
• Fino a due PLL analogici per dispositivo con sintesi a frequenza frazionaria n
L'intervallo di frequenza di ingresso è ampio (7 MHz a 400 MHz)
• Non volatile, infinitamente riconfigurabile
• Attivazione istantanea
• Soluzione sicura e a chip unico
• Programmabile tramite JTAG, SPI o I2C
• Supporta la programmazione in background della memoria non volatile
• Opzionale doppio avvio con memoria SPI esterna
• Riconfigurazione TransFRTM
• Aggiornamento della logica in campo durante il funzionamento del sistema
• Supporto migliorato a livello di sistema
• Funzioni on-chip: SPI, I2C, timer/contatore
• Oscillatore on-chip con precisione del 5,5%
• TraceID univoco per il tracciamento del sistema
• Modalità programmabile una volta (OTP)
• Fornitore di alimentazione singolo con gamma di funzionamento estesa
• Scansione dei confini della norma IEEE 1149.1
• Programmazione in sistema conforme alla norma IEEE 1532
• Ampia gamma di pacchetti
• Opzioni di pacchetti TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, QFN
• Opzioni di pacchetti per piccole dimensioni
️ Piccole come 2,5 mm x 2,5 mm
• Migrazione di densità sostenuta
• Imballaggi avanzati privi di alogeni
Classificazioni ambientali e di esportazioneLCMXO2-1200HC-4TG100C
Attributo | Descrizione |
Status RoHS | Compatibilità ROHS3 |
livello di sensibilità all'umidità (MSL) | 3 (168 ore) |
Status REACH | REACH non interessato |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |